Ergebnis 1 bis 10 von 742

Thema: Intel - Sammelthread

Baum-Darstellung

Vorheriger Beitrag Vorheriger Beitrag   Nächster Beitrag Nächster Beitrag
  1. #10
    VIP Avatar von xeonsys
    Registriert seit
    07.10.2006
    Beiträge
    10.262

    Standard

    die idf geht ja bald los.


    [IDF] Rambus & Kingston: RAM für Multicore-Systeme


    Einen neuartigen DDR-Speicher werden Kingston und Rambus gemeinsam auf dem IDF vorstellen. Mit den »Threaded-Modulen« soll die Bandbreite um 50 Prozent gesteigert werden, während die Energieaufnahme um 20 Prozent sinkt.

    Exakte Informationen zu ihren »Threaded«-Modulen (TMM) haben Rambus und Kingston noch nicht veröffentlicht. Sicher ist nur: Zwar sollen TMM-Riegel auf DDR-SDRAM-Technik basieren, dabei aber 64-Byte-Datentransfers bei voller Bus-Auslastung möglich machen.
    Hierfür kommt ein so genannter Chip-Select-Anschluss zum Einsatz, der den Speicher in mehrere, unabhängige Kanäle aufteilt, die sich den gleichen Kommando/Address-Port teilen und die dadurch effizienter arbeiten sollen. Gleichzeitig werden die DRAMs nur halb so oft aktiviert, was der Energieaufnahme zu gute kommt.
    Kingston und Rambus sehen die TMMs aber vorwiegend in Mehrkern- beziehungsweise Server-Systemen. Welche Prozessoren kompatibel zu Threaded DIMMs sein werden, ist noch nicht bekannt.

    http://www.tomshardware.com/de/IDF-K...ws-243485.html
    [IDF] Intel zeigt 22-Nanometer-Speicherchips


    Der weltgrößte Chiphersteller präsentiert auf seiner Veranstaltung eine deutliche Strukturverkleinerung bei Speicherchips an: Ein Chip besteht aus 2,8 Billionen Transistoren.


    Intel-Chef Paul Otellini hat auf dem zwölften IDF in der Geschichte des Unternehmens die ersten Speicherchips gezeigt, die in 22-Nanometer-Fertiung hergestellt werden. »Moore’s Law lebt und gedeiht hier bei Intel«, so Otellini in seiner Keynote zur Eröffnung des diesjährigen Herbst-Developer-Forum in San Francisco.
    Er zeigte einen Wafer mit den ersten funktionstüchtigen Chips auf 22-nm-Basis. Ein einzelner der Chips in der Größe eines Fingernagels besteht aus 2,9 Billionen Transistoren und enthält die kleinste SRAM-Speicherzelle (Static-Random-Access-Memory), die laut Intel nur 0,92 Quadrat-Mikrometer groß ist. Die Chips basieren auf Intels Hi-k-Metal-Gate-Silizium-Technologie der dritten Generation.
    http://www.tomshardware.com/de/Intel...ws-243479.html
    Geändert von xeonsys (22.09.2009 um 18:04 Uhr)
    Summer 2010


Stichworte

Berechtigungen

  • Neue Themen erstellen: Nein
  • Themen beantworten: Nein
  • Anhänge hochladen: Nein
  • Beiträge bearbeiten: Nein
  •